浏览模式: 普通 | 列表
分类: 电路设计 | < | 1 | 2 | 3 | 4 | >

在allegro中如何修改线宽

[ 2007-06-28 20:13:42 | 作者: Admin ]
在Allegro的Setup->constraints里的set standard values中可定义每一层走线的宽度,比如,可以定义VCC和GND的线宽为10 Mil。在铺铜时注意shape->parameters里一些线宽的定义是否设置成DRC Value。

allegro 16.0:
setup ->constraints->constraint manager->
physical->physical constraint set->all layer->laye width min->4mil

LM386 PSpice模型(转贴)

[ 2007-06-27 20:44:13 | 作者: Admin ]
*--------------------------------------------
* NO-FRILLS LM386 MODEL
* Dave Dilatush 5/30/95

* PSPICE analysis statements:

.probe
.ac dec 20 1 1e7
.tran 1u 3m 0 5u

* circuit to test the lm386 model:

vsupply vcc 0 dc 9
vsignal input 0 ac 1 sin 0 .05 1k
csnub output snub .05uf
rsnub snub 0 10
ccoupling output speaker 1000uf
rspeaker speaker 0 8
xamp input nc1 nc2 nc3 nc4 output vcc 0 lm386
...

阅读全文...

fanout by pick 的用途

[ 2007-06-26 20:50:24 | 作者: Admin ]
route->fanout by pick
给bga自动的 打via,
对某个器件进行fanout,通俗的说就是从pin拉出一小段表层或底层线,打个孔

No Placement Grid was found 的处理方法

[ 2007-06-23 20:58:02 | 作者: Admin ]
edit -> z-copy -> option->package keepin层 -> offset =40
或者 Setup -> Area -> Package Keepin

ROUTING KEEPIN 一般内移40MIL,PACKAGE KEEPING 一般内移120MIL
setup -> constraint -> design constraints -> package to package ->off
配置字体:
allegro 15.2:
setup->text sizes
text blk:字体编号
photo width: 配置线宽
width,height:配置字体大小
改变字体大小:edit->change,然后在右边控制面板find tab里只选text(只改变字体)
然后在右边控制面板options tab里line width添线的宽度和text block里选字体的大小。
最后选你准备改变的TEXT。
框住要修改的所有TEXT可以批量修改

allegro 16.0: setup->design->parameter->text->setup text size
text blk:字体编号
...

阅读全文...

在allegro中怎样移动元件的标识

[ 2007-06-22 21:48:08 | 作者: Admin ]
edit-->move,右边find面板只选text~~~

allegro 查找元件的方法

[ 2007-06-21 20:30:08 | 作者: Admin ]
按 F5 然后在 Find 面板,Find by name 下面选 Symbol(or pin) ,接着再下面输入元件名称,按回车后,屏幕就会高亮这个元件

allegro 如何将元件元件到底层

[ 2007-06-21 20:14:07 | 作者: Admin ]
edit---mirror,find栏选SYMBOL和TEXT

在 PCB Editor 启动 Specctra的方法

[ 2007-06-12 20:35:10 | 作者: Admin ]
点击 菜单 route ->route Editor 启动

TTL电路的主要性能指标(转贴)

[ 2007-06-03 20:59:49 | 作者: Admin ]
1. 电路的关态-指电路的输出管处于截止工作状态时的电路状态,此时在电路输出端可得到 VO=VOH,电路输出高电平。
2. 电路的开态-指电路的输出管处于饱和工作状态时的电路状态,此时在输出端可得到 VO=VOL,电路输出低电平。
3 . 电路的电压传输特性-指电路的输出电压VO随输入电压Vi变化而变化的性质或关系(可用曲线表示,与晶体管电压传输特性相似)。
4 . 输出高电平VOH-与非门电路输入端中至少一个接低电平时的输出电平。
5 . 输出低电平VOL-与非门电路输入端全部接高电平时的输出电平。

6 . 开门电平VIHmin-为保证输出为额定低电平时的最小输入高电平(VON)。
7. 关门电平VILmax-为保证输出为额定高电平时的最大输入低电平(VOFF)。
8 . 逻辑摆幅VL-输出电平的最大变化区间,VL=VOH-VOL。
9 . 过渡区宽度VW-输出不确定区域(非静态区域)宽度,VW=VIHmin-VILmax。
...

阅读全文...
ERROR Unable to open property mapping file: devparam.txt.

解决方法
PSpice->Edit Simulation Profile-> Configuration Files->
Library-> Library path->(<orcad>\tools\pspice\library)
΢¼ѯ